![人工智能硬件电路设计基础及应用](https://wfqqreader-1252317822.image.myqcloud.com/cover/533/43738533/b_43738533.jpg)
2.3 运算操作符和属性
2.3.1 运算操作符
运算操作符是进行信号、变量等对象运算时不可或缺的。表2.2是VHDL中的运算操作符,共8类。其中,运算操作符类别的序号越大,优先级越高。同类别运算符在运算时具有相同的优先级,不同类别运算符的优先级依据表2.2中的优先级先后运算。
表2.2 VHDL运算操作符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_49_2.jpg?sign=1739339192-MNNKFoTSdZbLI5YbB96G0dLTIhdgLDZ6-0-bec47e70d2aff5d9e15b14d26e1a7681)
条件运算符
VHDL条件运算符如表2.3所示。
表2.3 VHDL条件运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_49_3.jpg?sign=1739339192-JObtfrO2mNwBt3rULx43ylzrnfVKh0KU-0-c31222dd9455ba6f22394d4a1fab64d0)
运算符??将bit类型的取值‘0’和‘1’与boolean类型的false和true对应转换,一般用在条件表达式中。这个转换运算符也会在库中重载给其他数据类型,例如,ieee库中的std_logic_1164包集将std_ulogic的“1”和“H”转换为true,其他值转换为false。条件运算符一般是隐式的,不会在程序中以代码的形式体现出来。
逻辑运算符
逻辑运算符是执行逻辑运算操作的运算符。VHDL逻辑运算符如表2.4所示。
表2.4 VHDL逻辑运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_50_1.jpg?sign=1739339192-uFYjtYp9nR8K7V62oeZus8xlxOmQCc1y-0-894b6af822fecb72ce0bb25d99973d0f)
逻辑运算符示例如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_50_2.jpg?sign=1739339192-TfxhFBJTjZGX1OykBI4w199Ec4W992he-0-ba5d856c9cf107dca49bf3d5f2e660ed)
关系运算符
关系运算符是判断两个操作数之间的数值关系的运算符。VHDL关系运算符如表2.5所示。
表2.5 VHDL关系运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_51_1.jpg?sign=1739339192-WriZxBz6MkdMQAMLvoFagqlbjZx3KafW-0-01e651388a676d94da9b3cb89e2352fc)
操作符=和/=为所有非文件类型、非保护类型和不包含文件类型、保护类型子元素的复合类型提供数值相等和不相等判断。进行相等操作的两个操作数相等时,表达式返回true,否则返回false;不相等操作与之相反。当且仅当两个同类型的标量类型对象的值完全相同时,两者相等。当且仅当两个同类型的复合类型对象的子元素一一匹配且完全相同时,两者相等。
对于大小比较的运算符,标量类型的对象依据两个操作数的值的大小进行比较。对于标量数组类型,如果左操作数是空数组,右操作数是非空数组,那么左操作数小于右操作数。如果左右操作数都是非空数组,那么就从最高位开始逐位比较。
运算操作符?=、?/=、?<、?<=、?>和?>=是std库和ieee库为bit类型和std_ulogic预定义的匹配操作符。对于bit类型的操作数,这些匹配操作符的运算操作与普通的操作符相同。对于std_ulogic类型的操作数,匹配操作符?=和?<的运算定义如表2.6和表2.7所示,其余的匹配操作符的运算定义可以依此类推。
表2.6 操作符?=运算定义
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_51_2.jpg?sign=1739339192-lhYyZPCuDkzhOJU4Ta5gbGxXJIIlUQ1O-0-f755931561e4e7e780cbecc29e0c4e6f)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_52_1.jpg?sign=1739339192-HU7cTshIF8ZuhQbxJ46a8IiUdSb3yek4-0-721fe2a6b58eb00ea5948b0c06e9ad31)
表2.7 操作符?<运算定义
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_52_2.jpg?sign=1739339192-KSYJz0fA1VTNDIM2IU9MdCf57CmoSzEq-0-1fdcb58825a5021bf0f7f951d6ee3fde)
移位运算符
移位操作符是对目标对象进行移位操作的运算符。VHDL中的移位操作符如表2.8所示。
表2.8 VHDL移位运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_52_3.jpg?sign=1739339192-LoR4pZY5DXlJ7roIB2nqxUSwmHQ4eNAM-0-b17bfa22404851f21fed0f47492223e7)
运算符sll和srl实现数据移位,移位产生的空位用‘0’填充。运算符sla实现数据左移,移位结束后将最右端的位复制后填充到空位上;运算符sra则与之相反,实现数据右移,移位结束后,将最左端的位复制后填充到空位上。运算符rol和ror实现数据循环移位,将移出的位依次填充到空位上。
移位运算符的示例如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_53_1.jpg?sign=1739339192-3B2JV0RTk5c9P84C3QyTTKd03u8ELlGM-0-297d6e5a7e0b88d9fa5a1cb52980ee70)
加法运算符
VHDL中的加法运算符包括+、-和串联运算符&。VHDL中的加法运算符如表2.9所示。
表2.9 VHDL加法运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_53_2.jpg?sign=1739339192-46z2nYXFBa7WXfDvxo2Op0vvJEwPbOqv-0-2053dedaa0db4b811a0b627ea22cac01)
运算符+和-的操作为常规的数学加减操作。串联运算符的位移为数组类型定义的操作符,用于数据的拼接。串联运算符的示例如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_53_3.jpg?sign=1739339192-BCxQ3YbUEYvvyNq5b6l79t8fY9Hqke8I-0-1a42a3c36f6d64167974c10b311fe9b8)
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_54_1.jpg?sign=1739339192-Mra8VgRJqkXbU9zOrJcgVaWgPoz3r4FV-0-1d7ee48453178e4988ec9de61576e2ed)
标志运算符
标志运算符分别表示标识和取反的+和-。VHDL标志运算符如表2.10所示。
表2.10 VHDL标志运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_54_2.jpg?sign=1739339192-mWJRBDjkgnihVxOFvjpm504yk6FrhVdP-0-c119f818a3c53fc361c934e2ef929493)
标志运算符的示例如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_54_3.jpg?sign=1739339192-PBloccUR3dKR4clFcGKXC8l360nk3Fln-0-0b14063c348b0d6cfc904c5560efefcb)
乘法运算符
VHDL中的乘法运算符如表2.11所示,包括*、/、mod和rem,分别表示乘法、除法、取模和取余4种操作。
表2.11 VHDL乘法运算符
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_55_1.jpg?sign=1739339192-fBYoIMLsnv4P5zcbdwkfXnBMmgXmwEKB-0-19094842979117b8a34b19dab1bb42a8)
运算符*、/对任意整数类型和浮点类型有常规的算术操作。对于整数类型,除法运算是整除运算,运算结果会舍去小数部分转换为整数类型。运算符mod和rem针对任意的整数类型实现取模和取余操作。
VHDL乘法运算符对物理类型的定义,如表2.12所示。
表2.12 VHDL乘法运算符对物理类型的定义
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_55_2.jpg?sign=1739339192-mqtQr79LaYIjlHbDHQVcNCRfKMTw5oTo-0-2a47a99cb12ae5a40c32865937061103)
乘法运算符的示例如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_55_3.jpg?sign=1739339192-kriRbEWJg2K1t6Kn4jmz6GXTLTOLRVCY-0-ff73de01b6bbea2a3725efc2412ceff7)
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_56_1.jpg?sign=1739339192-20KmzMWjCdb4Z44V07WWtrrLKAVJvYX6-0-674131e226f14dc8a0dced6a7bbbd991)
其他运算符
VHDL中还有两个操作符,不属于以上分类,如表2.13和表2.14所示。
表2.13 VHDL运算符abs
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_56_2.jpg?sign=1739339192-lWVNAOAeHpMwPQqkJocxE4lmMA6hoGsf-0-4ac2feba2a5370bb9e72c5ad26607dc1)
表2.14 VHDL运算符**
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_56_3.jpg?sign=1739339192-tk89ijvC5hPBsmiizcQcZiJ8V3Rbbie9-0-4584ecc69a242bcd628c7ce56e3ea470)
运算符abs和**的示例如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_56_4.jpg?sign=1739339192-7TKmL3ZNS4MXR45tVTEcrUm10UrO25An-0-c8f3150a4de9e7ebd97f1d88ecbc2cfd)
2.3.2 属性
VHDL中的属性可以从指定的对象中获得相关的数据和信息,使得VHDL代码更加灵活。VHDL中预定义的属性可以划分为7类,即数据类型和对象的属性、数组类型的属性、信号的属性、命名实体的属性、范围的属性、PSL对象的属性和模式视图的属性。
数据类型和对象的属性
VHDL中的数据类型和对象的属性如表2.15所示。
表2.15 VHDL中的数据类型和对象的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_57_1.jpg?sign=1739339192-YtIRVAuht7e1tBBOvdekJ3S5IvrC2A9U-0-67658ff4ac51cd1ca22551bac30f4295)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_58_1.jpg?sign=1739339192-DNqNlTWQzI4GqU7oSjDqrWYxNVYisXWJ-0-053ce230bc18eae859fad185375bc5d4)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_59_1.jpg?sign=1739339192-9oDhnUtGyAdQVRZzHGTwAAimWDcxuHaI-0-c4d08d403694eb22484f2873be53cfd8)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_60_1.jpg?sign=1739339192-ysyoUmX5I9aesJx0eXhrsBHL3NAJkjld-0-4c33760923d586facb6ed6e565703e13)
数组类型的属性
VHDL中的数组类型的属性如表2.16所示。
表2.16 VHDL中的数组类型的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_61_1.jpg?sign=1739339192-YOcBnAouBaf5k2EPWXUAtfRgmBJonDeN-0-e8c49c7525316dee2cf7acfaf0f27a72)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_62_1.jpg?sign=1739339192-uNGPMY75cLcqtxYtwZwicsV6BkmxtXvn-0-182f9727a903cdd947cbdf90d91ab24b)
信号的属性
VHDL中信号的属性如表2.17所示。
表2.17 VHDL中信号的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_63_1.jpg?sign=1739339192-sNHMVDqahnJCaVd0k6qsNUlZR73evvNu-0-468334243fc3e83129486f3c6e88e88b)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_64_1.jpg?sign=1739339192-ViLUiljuHK7xjFhWZ44ds8JdoJkM8mo0-0-e4b55d8f73158d9311e85cf834ed1d82)
命名实体的属性
VHDL中的命名实体的属性如表2.18所示。
表2.18 VHDL中的命名实体的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_64_2.jpg?sign=1739339192-8XdqpVLr1wGzOFWTmk6lUwxBbcnFgKW5-0-f8443a1c9b53c42a98cd8d40c0c8e611)
续表
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_65_1.jpg?sign=1739339192-guUO685kE8vmds3ybpkemiIuRHMsqMl7-0-7ac1ed182229db193d7b3005dfb5a824)
范围的属性
VHDL中的范围的属性如表2-19所示。
表2-19 VHDL中的范围的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_65_2.jpg?sign=1739339192-jeF9rG4iHgumgxmVkYoaiIwNJSysOFej-0-3a0995724663ec280df5980a0b5956a0)
PSL对象的属性
VHDL中的PSL对象的属性如表2.20所示。
表2.20 VHDL中的PSL对象的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_65_3.jpg?sign=1739339192-PH2rukUQLNSTJh7V7XYgO4ng1uehLb03-0-bdec98e79459b2917d1d824656efcce3)
模式视图的属性
VHDL中的模式视图的属性如表2.21所示。
表2.21 VHDL中的模式视图的属性
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_66_1.jpg?sign=1739339192-vPNAcYWaADkg7RfDKOHvo8h2VWWc8zf3-0-155c90d3b1cb1db5984d2647fd2de69c)
2.3.3 通用属性
通用属性(generic)是VHDL中定义的静态常规参数,可以在实体、元件等程序段的声明中定义。在通用属性定义的程序段中,通用属性是静态的,是不可更改的。通用属性实现内部参数与外部程序的联系,在元件实例化或者配置声明中可以重新配置参数的值,从而实现程序段的功能多样化,增加代码的灵活性和重用性。通用属性的语法结构如下。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_66_2.jpg?sign=1739339192-0SAjkX8HC2v1dm2ckuf06QFTY8yqAb1i-0-7c45683d7d380d29cfef8c8f29030252)
其中,parameter_name是参数的名称;parameter_type是参数的类型;parameter_value是参数的默认值。在通用属性实例化时,如果没有重新配置参数的值,参数将保持默认值不变。
例2.3 通用属性示例
下方代码实现了2输入的通用门,定义通用参数gate_type是实现在多种基本逻辑门中切换。在实例化元件或配置声明时,重新配置gate_type的值,可以将元件或者实体的功能切换为目标逻辑门。
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_66_3.jpg?sign=1739339192-qA90taskNfSqp1jyCs8z8WDfu3ulY5aa-0-491b6c30968b52016aaa46eeb1693d48)
![](https://epubservercos.yuewen.com/B3251C/23020659009785406/epubprivate/OEBPS/Images/43035_67_1.jpg?sign=1739339192-0ZbObotDb2uIbG9570y4dIC0GO5PpBNg-0-6dca78dcbfa33d8c173f59a41f937482)